AS7C4096
AS7C34096
ยฎ
Read cycle (over the operating range)3,9
Parameter
Symbo
โ10
l Min Max
Read cycle time
tRC 10
โ
Address access time
tAA
โ
10
Chip enable (CE) access time
tACE
โ
10
Output enable (OE) access time tOE โ
5
Output hold from address change tOH 3
โ
CE Low to output in low Z
tCLZ
3
โ
CE High to output in high Z
tCHZ
โ
5
OE Low to output in low Z
tOLZ
0
โ
OE High to output in high Z
tOHZ โ
5
Power up time
tPU
0
โ
Power down time
tPD
โ
10
โ12
Min Max
12
โ
โ
12
โ
12
โ
6
3
โ
3
โ
โ
6
0
โ
โ
6
0
โ
โ
12
โ15
Min Max
15
โ
โ
15
โ
15
โ
7
3
โ
0
โ
โ
7
0
โ
โ
7
0
โ
โ
15
โ20
Min Max
20
โ
โ
20
โ
20
โ
8
3
โ
0
โ
โ
9
0
โ
โ
9
0
โ
โ
20
Unit Notes
ns
ns 3
ns 3
ns
ns 5
ns 4, 5
ns 4, 5
ns 4, 5
ns 4, 5
ns 4, 5
ns 4, 5
Key to switching waveforms
Rising input
Falling input
Read waveform 1 (address controlled)3,6,7,9
tRC
Address
tAA
DOUT
tOH
Data valid
Undefined/donโt care
Read waveform 2 (CE, OE controlled)3,6,8,9
tRC1
CE
tOE
OE
DOUT
tACE
tOLZ
Data valid
tOHZ
tCHZ
Supply
current
tCLZ
tPU
50%
tPD
ICC
50%
ISB
1/13/05; v.1.9
Alliance Semiconductor
P. 4 of 9