AS7C1024
AS7C31024
ยฎ
Write cycle (over the operating range)
-10
-12
-15
-20
Parameter
Symbol Min Max Min Max Min Max Min Max Unit
Write cycle time
tWC 10 โ 12 โ 15 โ 20 โ
ns
Chip enable (CE1) to write end
tCW1 9 โ 10 โ 12 โ 12 โ
ns
Chip enable (CE2) to write end
tCW2 9 โ 10 โ 12 โ 12 โ
ns
Address setup to write end
tAW
9 โ 10 โ 12 โ 12 โ
ns
Address setup time
tAS
0 โ 0โ0โ0โ
ns
Write pulse width
tWP
7 โ 8 โ 9 โ 12 โ
ns
Address hold from end of write
tAH
0 โ 0โ0โ0โ
ns
Data valid to write end
tDW
6 โ 6 โ 9 โ 10 โ
ns
Data hold time
tDH
0 โ 0โ0โ0โ
ns
Write enable to output in high Z
tWZ
โ
5 โ5โ5โ5
ns
Output active from write end
tOW
3 โ 3โ3โ3โ
ns
Shaded areas contain advance information.
Notes
12
12
12
4, 5
4, 5
4, 5
Write waveform 1 ( WE controlled)
Address
tWC
tAW
tWP
WE
tAS
DIN
tWZ
DOUT
tAH
tDW
tDH
Data valid
tOW
Write waveform 2 (CE1 and CE2 controlled)
tWC
tAW
Address
tAS
tCW1, tCW2
CE1
CE2
tWP
WE
tWZ
tDW
DIN
Data valid
DOUT
tAH
tDH
11/29/00
ALLIANCE SEMICONDUCTOR
5