Austin Semiconductor, Inc.
SSRAM
AS5SS256K36 &
AS5SS256K36A
tKC
READ/WRITE TIMING3
t KL
CLK
ADSP\ 111111222222333333444444555555
ADSC\ 111111222222333333444444555555
tA111111222222D333333S444444S555555666666
tADSH
111111222222333333444444555555666666
tKH
111111222222333333444444555555666666
111111122222223333333444444455555556666666
111111222222333333444444555555666666777777
111111122222223333333444444455555556666666
111111222222333333444444555555666666777777
111111122222223333333444444455555556666666
111111222222333333444444555555666666
111111122222223333333444444455555556666666
111111222222333333444444555555666666
111111122222223333333444444455555556666666
111111122222223333333444444455555556666666
111111122222223333333444444455555556666666
111111122222223333333444444455555556666666
111111122222223333333444444455555556666666
11111112222222333333344444445555555
11111112222222333333344444445555555
111111122222223333333444444455555556666666
111111222222333333444444555555666666777777888888
111111122222223333333444444455555556666666
111111122222223333333444444455555556666666
111111122222223333333444444455555556666666
111111122222223333333444444455555556666666
ADDRESS
WEH\, WEL\,
BWE\, GW\
A1 A2 111111222222333333 tAS
111111222222333333444444111111555555222222666666333333777777444444888888555555666666777777888888
A3
111111222222333333444444555555111111666666222222777777333333888888444444555555666666777777888888
A4
111111222222333333444444111111555555222222666666333333777777444444888888555555666666777777888888999999000000111111222222333333444444555555666666777777888888999999000000111111222222333333444444555555666666777777888888999999000000111111222222111111222222333333111111444444555555666666777777888888
A5
A6 111111222222333333
11111122222233333344444411111115555552222222666666333333377777744444448888885555555666666677777778888888t99999991111111A00000002222222H11111113333333444444422222255555556666666
tWS tWH
11111112222222333333344444445555555666666677777778888888999999900000001111111222222233333334444444555555566666667777777
111111122222223333333444444455555556666666777777788888889999999000000011111112222222333333344444445555555
11111112222222333333344444445555555666666677777778888888
111111122222223333333444444455555556666666
111111112222222233333333444444445555555566666666
CE\
(See
11111112222222333333344444445555555t6666666CES
111111222222333333444444555555111111222222333333444444555555666666777777888888991111119999222222333333444444555555
111111222222333333444444111111222222333333444444555555666666777777888888991111119999222222333333444444555555
111111222222333333444444111111222222333333444444555555666666777777888888999999000000111111222222333333444444555555666666777777888888999999000000111111222222333333444444555555666666777777888888999999000000111111222222111111222222333333444444555555666666777777888888999999000000111111222222333333444444
Note)
tCEH
ADV\ 111111222222333333444444555555666666777777888888999999000000111111222222333333444444555555666666777777888888999999000000111111222222333333444444555555666666777777888888999999000000111111222222111111222222333333444444555555666666777777888888999999111111000000222222113333331111444444555555666666
111111222222333333444444555555666666777777888888999999000000111111222222333333444444555555666666777777
111111222222333333444444555555666666777777888888999999000000111111222222333333444444555555666666
111111122222223333333444444455555556666666
111111122222223333333444444455555556666666
111111122222223333333444444455555556666666
111111122222223333333444444455555556666666
OE\
D
Q
High-Z
tOEHZ
111222333444 Q(A1) 111222333 Q(A2)
tDS tDH
D(A3)
tOELZ
tKQ
111222
Q(A4) 111222(NQ(oAt4e+11) )111222 Q(A4+2) 111222 Q(A4+3)
D(A5)
D(A6)
Back-to-Back
READs
(Note 5)
SINGLE WRITE
BURST READ
11112222333344445555Don’t Care
1111222233334444 Undefined
Back-to-Back
WRITEs
WRITE TIMING PARAMETERS
-8.5
SYMBOL MIN MAX
-10
MIN MAX UNITS
tKC
10.0
15
ns
tKF
100
66 MHz
tKH
3.0
4.0
ns
tKL
3.0
4.0
ns
tKQ
8.5
10.0
ns
tOELZ
0
0
ns
tOEHZ
5.0
5.0
ns
tAS
1.8
2.0
ns
tADSS
1.8
2.0
ns
SYMBOL
tWS
tDS
tCES
tAH
tADSH
tWH
tDH
tCEH
-8.5
MIN MAX
1.8
1.8
1.8
0.5
0.5
0.5
0.5
0.5
-10
MIN MAX
2.0
2.0
2.0
0.5
0.5
0.5
0.5
0.5
UNITS
ns
ns
ns
ns
ns
ns
ns
ns
NOTE:
1. Q(A4) refers to output from address A. Q(A4+1) refers to output from the next internal burst address following A4.
2. CE2\ and CE2 have timing identical to CE\. On this diagram, when CE\ is LOW, CE2\ is LOW and CE2 is HIGH. When CE\ is HIGH, CE2\ is HIGH and CE2 is LOW.
3. The data bus (Q) remains in High-A following a WRITE cycle unless an ADSP\, ADSC\ or ADV\ cycle is performed.
4. GW\ is HIGH.
5. Back-to-back READs may be controlled by either ADSP\ or ADSC\.
AS5SS256K36 &
AS5SS256K36A
Rev. 3.6 06/05
14
Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.