Technical Note of LA76818
2002/01/23
Control Register Bit Allocations (continued)
Sub
Address
MSB
DA0
DA1
DA2
00100000 Pre/Over SW* C.VCO Adj SW
*
0
0
(0)
100001 C.VCO Adjust
*
0
0
(0)
100010
*
(0)
Tint.Through
*
0
(0)
100011
*
(0)
*
*
(0)
(0)
100100
*
(0)
Hlock.Vdet
*
1
(0)
100101 VIDEO.LEVEL.OFFSET
IF.TEST1
0
1
0
IC Address (Write): 10111010
DATA BITS
DA3
DA4
DA5
*
*
*
(0)
(0)
(0)
*
*
*
(0)
(0)
(0)
*
*
*
(0)
(0)
(0)
*
*
*
(0)
(0)
(0)
*
*
*
(0)
(0)
(0)
OVER.MOD.LEVEL
0
1
0
LSB
DA6
DA7
*
*
(0)
(0)
*
*
(0)
(0)
*
*
(0)
(0)
*
*
(0)
(0)
*
*
(0)
(0)
0
0
(Bits are transmitted in this order.)
IC Address (READ): 10111011
Status1
Status2
MSB
DA0
*
(0)
H.Lock
*
Status Register Bit Allocations
DATA BITS
DA1
DA2
DA3
*
*
RF.AGC
(0)
*
*
*
*
Killer
(1)
(1)
*
DA4
IF.LOCK
*
*
(1)
DA5
V.TRI
*
Color.Sys
*
DA6
50/60
*
LSB
DA7
ST/NONST
*
*
*
(Bits are transmitted in this order.)
45/ 46