AS7C4096
AS7C34096
ยฎ
Write cycle (over the operating range)11
โ10
Parameter
Symbol Min Max
Write cycle time
tWC 10
โ
Chip enable (CE) to write end
tCW
7
โ
Address setup to write end
tAW
7
โ
Address setup time
tAS
0
โ
Write pulse width (OE = high) tWP1 7
โ
Write pulse width (OE = low
tWP2 10
โ
Address hold from end of write tAH
0
โ
Write recovery time
tWR
0
โ
Data valid to write end
tDW
5
โ
Data hold time
tDH
0
โ
Write enable to output in high Z tWZ 0
5
Output active from write end
tOW
3
โ
โ12
Min Max
12
โ
8
โ
8
โ
0
โ
8
โ
12
โ
0
โ
0
โ
6
โ
0
โ
0
6
3
โ
โ15
Min Max
15
โ
10
โ
10
โ
0
โ
10
โ
15
โ
0
โ
0
โ
7
โ
0
โ
0
7
3
โ
โ20
Min Max
20
โ
12
โ
12
โ
0
โ
12
โ
20
โ
0
โ
0
โ
9
โ
0
โ
0
9
3
โ
Unit Notes
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns 4, 5
ns 4, 5
ns 4, 5
Write waveform 1 (WE controlled)10,11
tWC
Address
WE
DIN
DOUT
tAW
tWP
tAS
tWZ
tWR
tAH
tDW
Data valid
tDH
tOW
Write waveform 2 (CE controlled)10,11
Address
CE
WE
DIN
tWC
tAW
tAS
tCW
tWP
tWZ
DOUT
tWR
tAH
tDW
tDH
Data valid
1/13/05; v.1.9
Alliance Semiconductor
P. 5 of 9